MM74HCT573
八路D型锁存器
制造商:ON
产品信息
MM74HCT573八路D型锁存器和MM74HCT574八路D型触发器采用了先进的硅栅极CMOS技术,可以提供低功耗和宽电源范围的固有优势,但是与LS-TTL输入和输出特性以及引脚排列兼容。 3态输出能够驱动15 LS-TTL负载。 保护所有输入端,以免因内部二极管至V
和地线的静电放电而受到损坏。 当MM74HCT573锁存使能输入为高电平时,Q输出端将要遵照D输入端。 当LATCH ENABLE变为低电平时,D输入端的数据将保留在输出端,直到LATCH ENABLE再次返回高电平。 当高逻辑电平应用于OUTPUT CONTROL(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何。 MM74HCT574是正边沿触发的触发器。 在CLOCK (CK)输入的正向转换过程中,D输入端的数据(符合设置和保持时间的要求)被传输到Q输出端。 当高逻辑电平应用于OUTPUT CONTROL(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何。 MM74HCT器件专用于TTL和NMOS组件与标准CMOS器件之间的接口。 这些器件也是LS-TTL器件的直接替代产品,而且可用于降低现有设计的功耗。
和地线的静电放电而受到损坏。 当MM74HCT573锁存使能输入为高电平时,Q输出端将要遵照D输入端。 当LATCH ENABLE变为低电平时,D输入端的数据将保留在输出端,直到LATCH ENABLE再次返回高电平。 当高逻辑电平应用于OUTPUT CONTROL(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何。 MM74HCT574是正边沿触发的触发器。 在CLOCK (CK)输入的正向转换过程中,D输入端的数据(符合设置和保持时间的要求)被传输到Q输出端。 当高逻辑电平应用于OUTPUT CONTROL(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何。 MM74HCT器件专用于TTL和NMOS组件与标准CMOS器件之间的接口。 这些器件也是LS-TTL器件的直接替代产品,而且可用于降低现有设计的功耗。
- TTL输入特性兼容
- 典型传播延迟: 18 ns
- 低输入电流: 1µA,最大值
- 低静态电流: 80µA,最大值
- 兼容总线导向系统
- 输出驱动能力: 15 LS-TTL负载
技术资料
应用案例
74HC046/74HCT4046各引脚功能及管脚电压
2008-10-11
74HCT241线性驱动数据缓冲器各引脚功能及管脚电压
2008-10-11
SN74AC573 Octal D型透明锁存器技术解析与应用指南
2025-09-04
何时使用54HCT / 74HCT逻辑?
2021-05-24
74hc14与74hct14的区别
2023-08-18
解答74hc541能和74hct541/74lv541互相替代吗
2018-10-25
SN74HCS573 Octal D-Type Latch技术解析
2025-09-24
高速CMOS逻辑双可重触发单稳态多谐振荡器:CD54/74HC123、CD54/74HCT1
2025-12-28
