ADSP-TS201S
具有24Mbit片上嵌入式DRAM的500/600MHz TigerSHARC处理器
制造商:
产品信息
优势和特点
静态超标量架构,支持1、8、16和32位定点和浮点数据处理
高性能600 MHz、1.67 ns指令速率DSP内核
24 Mb片内嵌入式DRAM,内部组织为六个库,支持用户自定义分割
增强型通信指令集,支持无线基础设施应用,为TigerSHARC处理器带来完整的基带处理能力
14通道零开销DMA控制器
4个128位宽内部总线,使存储器总带宽达38.4 Gb/s
软件无线电设计,使单一平台支持多种无线通信标准
2个运算模块支持单指令多数据(SIMD)运算,各内置1个ALU、乘法器、转换器和32字寄存器文件
支持汇编和C语言编程
温度范围:-40°C至+85°C
产品详情
ADSP-TS201S是TigerSHARC处理器系列中的最新款器件之一。ADI公司的TigerSHARC处理器面向众多依靠多个处理器共同工作来执行计算密集型实时功能的信号处理应用,非常适合用于视频和通信市场(包括3G蜂窝和宽带无线基站,以及国防、医学成像和工业仪表)。ADSP-TS201S采用一种静态超标量架构,该架构将RISC、VLIW和标准DSP功能组合在了一起。对定点和浮点数据类型的固有支持,再加上领先的多处理能力,使得TigerSHARC处理器能够提供无可比拟的DSP性能。当时钟频率为600MHz时,ADSP-TS201S可提供业界最高的16位定点性能和32位浮点性能。ADSP-TS201S具有16.8μs的1024点复数FFT时间,并提供了1500MFLOPs/W的性能。
ADSP-TS201S性能:
-高性能600MHz、1.67ns指令速率DSP内核-每个周期可执行8条具有40位累加的16位MAC指令或2条具有80位累加的32位MAC指令-每个周期可执行6项单精度浮点运算或24项16位定点运算(3.6GFLOPS或14.4GOPS性能)-双周期、互锁的执行通道-并行性允许每个周期执行多达4条32位指令ADSP-TS201S采用25mm×25mm的低价BGA封装。TigerSHARC处理器目前已可提供通用样片。
电路图、引脚图和封装图
在线购买
型号:ADSP-TS201SBBPZ050
描述:-
型号:ADSP-TS201SYBP-050
描述:-
型号:ADSP-TS201SABP-060
描述:-
型号:ADSP-TS201SABP-050
描述:-
型号:ADSP-TS201SABPZ060
描述:-
型号:ADSP-TS201SYBPZ050
描述:-
应用案例
基于ADSP-TS201处理器的系统应用设计与外部接口技术的讨论
2019-11-20
CH201 SonicLink上位机的使用方法
2023-08-15
基于ADSP-TS201与FPGA的信号处理系统实现及优化设计
2015-10-17
基于ADSP-TS101的高速数字电路设计与仿真
2010-11-22
采用ADSP-TS201S芯片的图像采集处理系统设计
2010-11-22
基于ADSP-TS101S的多芯片数字信号处理系统的实现方案
2010-11-22
基于ADSP-TS201处理器的归一化互相关快速算法实现
2010-11-22
Adsp-TS101性能分析及其在雷达信号处理中的应用
2010-11-22