ADSP-21261
第三代、低成本、150MHz SHARC处理器
制造商:ADI/AD
产品信息
优势和特点
150MHz (6.67 ns) SIMD SHARC 核,具有900MFLOPS 的最高性能
与所有的SHARC处理器代码兼容
支持与 IEEE兼容的32位浮点、40位浮点和32位定点数据类型
1Mbit片上双端口SRAM,3Mbit掩膜可编程ROM
18 个零开销DMA通道
4个独立的串行端口-支持:标准DSP串行模式、I2S 模式、左对齐采样对模式和TDM模式
SPI兼容接口和16位并行端口
数字音频接口(DAI)
软件可配置的PLL能提供多种倍频率
4个定时器:1个内核和3个通用定时器
136球形BGA (12mm x 12mm)和144引线LQFP (20mm x 20mm)封装,可以在商用和工业温度范围内提供
低成本,订购10000片时单价9.95美元
产品详情
ADSP-21261是第三代SHARC®可编程数字信号处理器系列的最新成员。诸如话音识别、医疗器械、测量设备、高品质音频和汽车娱乐系统等各种对成本敏感的应用均可得益于ADSP-21262所集成的大容量片上存储器和种类繁多的外设接口。
ADSP-21261批量购买10000片时单价为9.95美元,非常适合用于对成本敏感的信号处理器应用。
ADSP-21261基于支持32位定点操作和32/40位浮点算术格式操作的SHARC(SIMD)内核。凭借其工作频率为150MHz(6.67ns的指令周期)的内核,ADSP-21261能够执行复数快速傅里叶变换(FFT)运算 —— 1024点复数FFT时间为61μs。该处理器的单指令、多数据(SIMD)模式可有效地使处理器性能提升一倍。
ADSP-21261提供了很高的集成度,包括1Mbit片上双端口SRAM和3Mbits掩模可编程ROM存储器。该大容量片上双端口存储器实现稳定的处理器和I/O性能,而无需使用外部存储器。系统I/O是通过4个全双工串行端口、4个定时器、一个16位并行端口、一个串行外设接口(SPI)、18个能够在无需处理器干预的情况下实现快速数据传输的零开销直接存储器存取(DMA)通道和一个可通过其信号路由单元(SRU)来提供用户全面软件控制的创新型数字音频接口(DAI)来实现的。
旨在简化I/O系统开发的数字音频接口(DAI)ADSP-21261采用了数字音频接口(DAI),这是一种可实现各种片上外设的全面软件可编程的架构。SHARC编程模型所拥有的灵活性和易用性再加上DAI,使得制造商能够在多种具有不同I/O要求的产品中采用一种硬件配置。
连接是采用灵活的信号路由单元(SRU)完成的,它是一个引脚矩阵路由组,可以提供所有DAI元件与SRU之间的可配置性和灵活的连通性。通过DAI来连接的外设包括:一个精确时钟发生器(PCG)、一个输入数据端口(IDP)、4个SPORTS(串行端口)、6个标志输入、6个标志输出、3个定时器和SRU。IDP提供了一条至DSP内核的附加输入通路,可被配置为8个接收串行数据通道或7个接收串行数据通道加一个宽达20位的并行数据通道。这种集成度使得设计者能够在不牺牲总体系统性能的情况下充分利用众多的外设。
CROSSCORE开发工具
所有的第三代SHARC处理器均得到了ADI公司名为CROSSCORE的获奖开发工具的支持。CROSSCORE的组成部分包括VisualDSP++TM软件开发环境、EZ-KIT Lite™ 评估系统和仿真器。
VisualDSP++是一种集成软件开发环境,便于实现快速简易的开发、调试和使用。EZ-KIT Lite评估系统提供了一种查验ADI 处理器系列的性能并着手应用程序开发的简易方法。仿真器可供PCI和USB主机平台之用,旨在实现快速片上调试。另外的开发工具和算法可从一个内容广泛的第三方开发社区获得。
注:功能方框图可查阅技术资料。
技术资料
应用案例
ADI ADSP-21573接收杜比全景声的演示
2019-07-02
新型ADSP-CM408混合信号处理器控制板的功能演示
2019-07-12
黑芝麻智能正式发布瀚海-ADSP自动驾驶中间件平台
2022-05-13
基于ADSP-CM40X的应用开发的准备工作
2019-08-05
ADSP-21565 高达 1GHz SHARC+ DSP 带 640KB L1
2023-04-12
基于ADSP2181芯片和FPGA器件实现通用多DSP目标系统的设计
2020-03-12
基于ADSP-21160的液晶驱动电路设计及系统软件实现
2010-07-31
了解ADSP-21485处理器 用于无线扬声器的杜比音效
2018-05-25