ADP7104ACPZ-5.0-R7

20 V,500 mA时,低噪声, CMOS LDO。

制造商:

产品信息

  概述

  该ADP7104是CMOS低压差线性稳压器,工作在3.3 V至20 V ,并提供高达为500 mA输出电流。这种高输入电压LDO是理想的高性能模拟与混合信号调节线路从19 V至1.22 V轨运行。使用先进的专有架构,它提供了高功率电源抑制,低噪音,并实现出色的线路和加载,只需1μF小型陶瓷瞬态响应输出电容器。

  该ADP7104在7个固定输出电压选项和一个可调节的版本,它允许输出电压即范围从1.22 V到VI− VDO通过外部反馈分压器。

  该ADP7104输出噪声电压为15 μV rms的是不知疲倦悬垂的输出电压的。数字电源良好输出允许电源系统监控器检查输出的健康电压。用户可编程的精确欠压闭锁功能方便多个电源的时序。

  该ADP7104可在8引脚3 mm × 3 mm LFCSP封装和8引脚SOIC封装。 LFCSP封装提供了一个非常紧凑的溶液并且还提供了优良的热性能需要高达在500 mA的输出电流的应用小型,薄型的足迹。

  特点

  1.输入电压范围: 3.3 V至20 V

  2.最大输出电流: 500毫安

  3.低噪声:15 μV rms的固定输出版本

  4.60分贝在10 kHz ,V PSRR性能 OUT= 3.3 V

  5.反向电流保护

  6.低压差: 350 mV的500 mA时

  7.初始精度: ± 0.8 %

  8.线路,负载和温度精度: 2% / + 1 %

  9.低静态电流(V IN= 5 V ) ,我GND= 900 μA ,500 mA负载

  10.低关断电流: 《40 μA在V IN= 12 V ,稳定的小

              1 μF陶瓷输出电容

  11.7个固定输出电压选项: 1.5 V, 1.8 V , 2.5 V , 3 V , 3.3 V ,

                5 V和9伏

  12.可调输出从1.22 V到V IN− VDO

  13.折返电流限制和热过载保护

  14.用户可编程精密UVLO /启用

  15.电源就绪指示

  16.8引脚LFCSP封装和8引脚SOIC封装


电路图、引脚图和封装图

    ADP7104ACPZ-5.0-R7电路图

      ADP7104ACPZ-5.0-R7引脚图

        ADP7104ACPZ-5.0-R7封装图

        应用案例