ADCLK925
超快型SiGe ECL时钟/数据缓冲器
制造商:ADI/AD
产品信息
优势和特点
传播延迟:95 ps
反转率:7.5 GHz
典型输出上升/下降:60 ps
随机抖动(RJ):60 fs
两个输入引脚上均有片内端电极
扩展工业温度范围:−40°C至+125°C
电源:2.5 V至3.3 V(VCC – VEE)
产品详情
.line { color: #ff0000;}ADCLK905(单输入/单输出)、ADCLK907(双通道单输入/单输出)和ADCLK925(单输入/双输出)为超高速时钟/数据缓冲器,采用ADI公司专有的XFCB3硅锗(SiGe)双极性工艺制造。ADCLK905/ADCLK907/ADCLK925内置全摆幅射极耦合逻辑(ECL)输出驱动器。对于PECL(正ECL)工作模式,将VCC偏置至正电源,将VEE 偏置至接地。对于NECL(负ECL)工作,VCC偏置至接地,VEE 偏置到负电源。
缓冲器具备95 ps的传播延迟、7.5 GHz的触发率、10 Gbps的数据速率以及60 fs的随机抖动(RJ)。
输入含有100 Ω的中心抽头片内端接电阻。提供VREF引脚用于偏置交流耦合输入。
ECL输出级旨在从各端将800 mW直接驱动至端接于VCC − 2 V的50 Ω负载,从而获得1.6 V的总差分输出摆幅
ADCLK905/ADCLK907/ADCLK925提供16引脚LFCSP封装。
应用
时钟和数据信号恢复和电平转换
自动测试设备(ATE)
高速仪器仪表
高速线路接收机
阈值检测
转换器时钟
电路图、引脚图和封装图
技术资料
AN-501: Aperture Uncertainty and ADC System Performance (Rev. A)
AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter (Rev. 0)
AN-769: Generating Multiple Clock Outputs from the AD9540 (Rev. 0)
AN-939: Super-Nyquist Operation of the AD9912 Yields a High RF Output Signal (Rev. 0)
AN-837: DDS-Based Clock Jitter Performance vs. DAC Reconstruction Filter Performance (Rev. 0)
AN-823: Direct Digital Synthesizers in Clocking Applications Time (Rev. 0)
应用案例
北峰跨段中继台TR925DL的应用方式和场景分析
2020-07-08
Arm Cortex-X925为用户实际需求提供强劲性能
2024-10-27
蔚来ET9于2023 NIO DAY盛典亮相,定位高端行政四座轿车
2023-12-25
Odyssey电池ODS-AGM28/PC925如何保持最佳状态
2025-05-20
奥德赛Odyssey电池PC925故障排查及解决方案
2025-05-20
科赋发布CRAS C925固态硬盘,PCIe Gen4x4 规格
2024-04-16
渤海租赁旗下机队规模已达到925架成了国际领先的航空租赁企业
2019-01-16
泰凌微电子推出超低功耗多协议物联网无线SoC芯片TLSR925x
2024-03-14