AD9520-5

12 LVPECL/24 CMOS输出时钟发生器

制造商:ADI/AD

中文资料及数据手册

在线购买

产品信息

优势和特点

  低相位噪声锁相环(PLL)

  支持外部3.3V/5V VCO/VCXO,最高达2.4 GHz

  1路差分或2路单端参考输入

  CMOS、LVDS或LVPECL参考频率最高可达250 MHz

  参考输入可以使用16.67 MHz至33.3 MHz晶振

  可选参考时钟倍频器

  参考监控功能

  欲了解更多信息,请参考数据手册

产品详情

AD9520-51提供多路输出时钟分配功能,具有亚皮秒级抖动性能,片内集成锁相环(PLL)可以配合外部压控振荡器(VCO)使用。

AD9520的串行接口支持SPI与I2C® 端口。片上EEPROM可通过串行接口进行编程,并能存储用于上电和芯片复位的用户定义寄存器设置。

AD9520提供12路LVPECL输出,分为4组。任意一路1.6 GHz LVPECL输出都可被配置为两路250 MHz CMOS输出。

每组输出都有分频器,其分频比(1至32)和相位(粗调延迟)均可以设置。

AD9520采用64引脚LFCSP封装和3.3 V单电源供电。外部VCO的工作电压可达5.5 V。独立输出驱动器的电源电压可以为2.375 V至3.465 V。

AD9520的额定工作温度范围为−40°C至+85°C标准工业温度范围。

1在数据手册中,AD9520泛指AD9520系列的所有器件。但是,使用AD9520-5时,它仅指AD9520系列的该特定器件。

应用

  低抖动、低相位噪声时钟分配

  时钟产生与转换,符合SONET、10Ge、10G FC和其它10 Gbps协议

  前向纠错(G.710)

  为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟

  高性能无线收发器

  自动测试设备和高性能仪器仪表

  宽带基础设施

数据手册, Rev. 0, 10/08

电路图、引脚图和封装图

    AD9520-5电路图

      AD9520-5引脚图

      在线购买

      技术资料

      应用案例